TEL.: +49 761 386 909-0        |        OFFICE@MICROTEC-SUEDWEST.DE

    logo microtec

    • News

       

    ×

    Warnung

    JUser: :_load: Fehler beim Laden des Benutzers mit der ID: 2945

    28.07.2021

    Fraunhofer IPMS RISC-V-Prozessorkern und IAR Systems

    RISC-V Prozessor IP-Core EMSA5.
    RISC-V Prozessor IP-Core EMSA5. © Fraunhofer IPMS
    • Fraunhofer IPMS RISC-V-Prozessorkern für funktionale Sicherheit wird durch Entwicklungstools von IAR Systems unterstützt

      Der schwedische Softwarehersteller IAR Systems bietet mit seinem neuesten Release von Entwicklungstools für RISC-V-Prozessoren Unterstützung für den nach ISO 26262 ASIL-D ready zertifizierten RISC-V-Prozessorkern „EMSA5-FS“ des Fraunhofer-Instituts für Photonische Mikrosysteme IPMS. Nutzer der Toolchain-Software profitieren nun von vereinfachten Zertifizierungsprozessen für funktionale Sicherheit, geringeren Kosten über den gesamten Produktlebenszyklus hinweg und maximaler Performance in RISC-V-basierten Anwendungen. Vermarktet wird der neue Prozessorkern EMSA5-FS des Fraunhofer IPMS durch den Partner CAST Inc.

      Sicherheitsrelevante Anwendungen sind in der Welt überall zu finden, in Antriebssteuerungen, der Automatisierungstechnik, im Fahrwerk und in Motorsteuerungen von Fahrzeugen, als auch in Infusionspumpen und Herzschrittmachern. Sicherheitsstandards wie IEC 61508 garantieren, dass Elektroniksysteme den neusten Sicherheitsanforderungen entsprechen. Das gilt auch für die Prozessoren, die in solchen Systemen zum Einsatz kommen sollen. Bereits die Wahl der Entwickler-Toolchain spielt eine entscheidende Rolle und kann die Sicherheitsintegrität der Geräte direkt beeinflussen. Von Vorteil ist daher die Nutzung eines zertifizierten Softwareentwicklungsprozesses der extern und unabhängig geprüft wurde.

      »Funktionale Sicherheit ist bei vielen eingebetteten Systemen von Bedeutung und gewinnt immer mehr an Relevanz. Nachdem wir als Erster einen nach ISO 26262 zertifizierbaren RISC-V-Prozessorkern auf den Markt gebracht haben, freuen wir uns, die Nutzung des vorzertifizierten Entwicklungstools durch die IAR Embedded Workbench auch für unseren IP-Core anbieten zu können.« sagt Marcus Pietzsch, Gruppenleiter für IP Cores und ASICs am Fraunhofer IPMS. »Durch die Nutzung des vorzertifizierten Entwicklungstools von IAR Systems können Unternehmen den eigenen Zertifizierungsprozess vereinfachen, die Qualität ihres eigenen Design-Prozesses erhöhen und Kosten über den gesamten Produktlebenszyklus hinweg sparen.«

      Mit der Embedded Workbench® für RISC-V von IAR erhalten Entwickler Zugriff auf eine vollständige C/C++-Compiler- und Debugger-Toolchain. Für Unternehmen, die sicherheitskritische Anwendungen entwickeln, ist die Workbench für RISC-V auch in einer Functional-Safety-Version erhältlich: Diese ist vom TÜV SÜD gemäß IEC 61508,ISO 26262, IEC 62304, EN 50128, EN 50657, IEC 60730, ISO 13849, IEC 62061, IEC 61511 und ISO 25119 zertifiziert und beinhaltet qualifizierte Tools über den gesamten Produktlebenszyklus.

      Der EMSA5-FS Prozessorkern des Fraunhofer IPMS kann für beliebige FPGA-Plattformen zur Verfügung gestellt werden. Die Integration in kundenspezifische ASICs für beliebige Foundry-Technologien ist ebenso möglich. Das Fraunhofer IPMS stellt zudem Services bereit, um den IP-Core um kundenspezifische Module zu erweitern. Die Vermarktung des Prozessorkerns EMSA5-FS erfolgt durch den Partner CAST Inc.

      zur Homepage

    • Marketingkontakt

      Dominik Schuler
      Marketing
       
      Tel.: +49 761 386909-15

      Diese E-Mail-Adresse ist vor Spambots geschützt! Zur Anzeige muss JavaScript eingeschaltet sein!

    • Newsletter

      Sie wollen ab sofort unseren monatlichen E-Mail Newsletter erhalten?

      Anmelden 

    • News & Termine veröffentlichen

      Sie haben News, Pressemitteilungen oder Events, die Sie gerne bei uns veröffentlichen würden? Sprechen Sie uns einfach an.